Please use this identifier to cite or link to this item:
https://er.chdtu.edu.ua/handle/ChSTU/3081
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | Лукашенко, Андрій Германович | - |
dc.contributor.author | Григор, Олег Олександрович | - |
dc.contributor.author | Гардер, Дмитро Андрійович | - |
dc.contributor.author | Рудаков, Володимир Андрійович | - |
dc.contributor.author | Міценко, Сергій Анатолійович | - |
dc.contributor.author | Лукашенко, Володимир Андрійович | - |
dc.contributor.author | Федоров, Євген Євгенович | - |
dc.contributor.author | Лукашенко, Валентина Максимівна | - |
dc.date.accessioned | 2021-12-02T11:59:42Z | - |
dc.date.available | 2021-12-02T11:59:42Z | - |
dc.date.issued | 2020-08-10 | - |
dc.identifier.uri | https://er.chdtu.edu.ua/handle/ChSTU/3081 | - |
dc.description.abstract | Винахід належить до галузі обчислювальної техніки. Гібридний багатофункціональний обчислювальний пристрій додатково містить другий вихідний блок вентилів, перший вхід якого підключено до зовнішнього керуючого входу, а другі інформаційні входи другого вихідного блока вентилів з'єднані з відповідними виходами регістра та з додатково введеним з'єднанням других інформаційних входів вхідного блока вентилів, виходи другого вихідного блока вентилів підключені до кодових входів регістра, які з'єднані з другою вхідною шиною пристрою і є другим виходом цифрового перетворення функції пристрою, крім того, додатково введені третій і четвертий транзистори скидання та третій захисний діод, вихід якого та виходи третього і четвертого транзисторів скидання підключені до шини загального потенціалу, а їх затвори і вхід третього діода підключені до шини управління, при цьому вхід третього транзистора скидання підключений до затвора другого МДН-варактора, а вхід четвертого транзистора скидання підключений до затвора першого МДН-варактора, перша зовнішня шина живлення з напругою рівня логічних констант додатково з'єднана з відповідними шинами живлення регістра, вхідного, першого вихідного, адресного, другого вихідного блоків вентилів та комбінаційною схемою адреси, числовим блоком пам'яті, блоком елементів АБО, а друга зовнішня шина живлення з напругою високого рівня підключена до блока управління з відповідними шинами живлення першого, другого, третього, четвертого перетворювачів рівня напруги, крім того, додатково введено з'єднання стоку першого транзистора скидання з шиною загального потенціалу пристрою. Технічним результатом, що досягається даним винаходом, є підвищення експлуатаційної надійності. | uk_UA |
dc.language.iso | uk | uk_UA |
dc.subject | обчислювальна техніка | uk_UA |
dc.subject | вентиль | uk_UA |
dc.subject | регістр | uk_UA |
dc.subject | цифрового перетворення функції | uk_UA |
dc.subject | комбінаційна схема адреси | uk_UA |
dc.title | Гібридний багатофункціональний обчислювальний пристрій | uk_UA |
dc.type | Patent | uk_UA |
dc.identifier.patent | 121939 | uk_UA |
dc.coverage.placename | Україна | uk_UA |
Appears in Collections: | Наукові публікації викладачів (ФІТІС) |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
Гібридний багатофункціональний обчислювальний пристрій.pdf | 1.11 MB | Adobe PDF | ![]() View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.