Please use this identifier to cite or link to this item: https://er.chdtu.edu.ua/handle/ChSTU/3508
Full metadata record
DC FieldValueLanguage
dc.contributor.authorАндрієнко, Володимир Олександрович-
dc.contributor.authorРябцев, Володимир Григорович-
dc.contributor.authorУткіна, Тетяна Юріївна-
dc.date.accessioned2022-01-25T10:16:07Z-
dc.date.available2022-01-25T10:16:07Z-
dc.date.issued2012-
dc.identifier.issn1814-4225-
dc.identifier.urihttps://er.chdtu.edu.ua/handle/ChSTU/3508-
dc.description.abstractРассматривается архитектура микросхемы памяти со встроенными средствами многоверсионного самотестирования. Показаны преимущества встроенного самотестирования над внешним автоматизированным тестовым оборудованием, которое является очень дорогим, что увеличивает стоимость микросхем на рынке. Предлагается архитектура встроенных средств, обеспечивающих оперативную смену программ самотестирования. Данная архитектура позволяет повысить качество микросхем памяти на этапе изготовления и повысить коэффициент технической готовности микросхем на этапе эксплуатации.uk_UA
dc.description.abstractРозглядається архітектура мікросхеми пам’яті з вбудованими засобами багатоверсійного самотестування. Показані переваги вбудованого самотестування над зовнішнім автоматизовані ванним тестовим обладнанням, яке є дуже дорогим, що збільшує вартість мікросхем на ринку. Пропонується архітектура вбудованих засобів, що забезпечують оперативну зміну програм самотестування. Дана архітектура дозволяє підвищити якість мікросхем пам'яті на етапі виготовлення і підвищити коефіцієнт технічної готовності мікросхем на етапі експлуатації.uk_UA
dc.description.abstractThe architecture of the memory chips with built-in multi-version self-test is considered. The advantages of built-in self-test on the external automated test equipment that is very expensive, increases the value of chips on the market. The architecture of built-in tools, that provide an operational change of the self-test programs, is offered. This architecture allows improving the quality of the memory chips on the stage of production and increasing the rate of technical readiness of chips during operation.uk_UA
dc.language.isoruuk_UA
dc.publisherРадіоелектронні і комп’ютерні системиuk_UA
dc.subjectвстроенное самотестированиеuk_UA
dc.subjectмикросхемы памятиuk_UA
dc.subjectтесты семейства Marchuk_UA
dc.subjectвбудоване самотестуванняuk_UA
dc.subjectмікросхеми пам’ятіuk_UA
dc.subjectтести сімейства Marchuk_UA
dc.subjectbuilt-in self testuk_UA
dc.subjectmemory chipsuk_UA
dc.subjecta family of tests Marchuk_UA
dc.titleАрхитектура встроенного многоверсионного самотестирования микросхем памятиuk_UA
dc.title.alternativeАрхітектура вбудованого багатоверсійного самотестування мікросхем пам’ятіuk_UA
dc.title.alternativeBuilt-in self test architecture multi-version memory chipsuk_UA
dc.typeArticleuk_UA
dc.citation.issue6(58)uk_UA
dc.citation.spage53uk_UA
dc.citation.epage57uk_UA
Appears in Collections:Наукові публікації викладачів (ФІТІС)

Files in This Item:
File Description SizeFormat 
recs_2012_6_12.pdf525.78 kBAdobe PDFThumbnail
View/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.