Please use this identifier to cite or link to this item: https://er.chdtu.edu.ua/handle/ChSTU/3508
Title: Архитектура встроенного многоверсионного самотестирования микросхем памяти
Other Titles: Архітектура вбудованого багатоверсійного самотестування мікросхем пам’яті
Built-in self test architecture multi-version memory chips
Authors: Андрієнко, Володимир Олександрович
Рябцев, Володимир Григорович
Уткіна, Тетяна Юріївна
Keywords: встроенное самотестирование;микросхемы памяти;тесты семейства March;вбудоване самотестування;мікросхеми пам’яті;тести сімейства March;built-in self test;memory chips;a family of tests March
Issue Date: 2012
Publisher: Радіоелектронні і комп’ютерні системи
Abstract: Рассматривается архитектура микросхемы памяти со встроенными средствами многоверсионного самотестирования. Показаны преимущества встроенного самотестирования над внешним автоматизированным тестовым оборудованием, которое является очень дорогим, что увеличивает стоимость микросхем на рынке. Предлагается архитектура встроенных средств, обеспечивающих оперативную смену программ самотестирования. Данная архитектура позволяет повысить качество микросхем памяти на этапе изготовления и повысить коэффициент технической готовности микросхем на этапе эксплуатации.
Розглядається архітектура мікросхеми пам’яті з вбудованими засобами багатоверсійного самотестування. Показані переваги вбудованого самотестування над зовнішнім автоматизовані ванним тестовим обладнанням, яке є дуже дорогим, що збільшує вартість мікросхем на ринку. Пропонується архітектура вбудованих засобів, що забезпечують оперативну зміну програм самотестування. Дана архітектура дозволяє підвищити якість мікросхем пам'яті на етапі виготовлення і підвищити коефіцієнт технічної готовності мікросхем на етапі експлуатації.
The architecture of the memory chips with built-in multi-version self-test is considered. The advantages of built-in self-test on the external automated test equipment that is very expensive, increases the value of chips on the market. The architecture of built-in tools, that provide an operational change of the self-test programs, is offered. This architecture allows improving the quality of the memory chips on the stage of production and increasing the rate of technical readiness of chips during operation.
URI: https://er.chdtu.edu.ua/handle/ChSTU/3508
ISSN: 1814-4225
Issue: 6(58)
First Page: 53
End Page: 57
Appears in Collections:Наукові публікації викладачів (ФІТІС)

Files in This Item:
File Description SizeFormat 
recs_2012_6_12.pdf525.78 kBAdobe PDFThumbnail
View/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.